Uploaded by User23963

Laporan JK FF Kelompok 4

advertisement
LAPORAN PRAKTIK TEKNIK DIGITAL
JK FLIP FLOP
Disusun oleh:
M. Randi Rabbani
41.18.0063
M. Farhan Pratama
41.18.0067
Novitasari Ahmad
41.18.0069
Rivaldo M. Sihombing
41.18.0077
Vian Andra Nugraha
41.18.0084
Zahran Aslam Rizqullah
41.18.0087
Zulkifli Yasin Hidayatulloh
41.18.0088
Kelas :
Instrumentasi 2C
SEKOLAH TINGGI METEOROLOGI KLIMATOLOGI DAN
GEOFISIKA
2019
JK FLIP FLOP
I.
TUJUAN
1. Mengenal jenis rangkaian JK flip flop
2. Mengetahui sifat dan prinsip kerja jenis rangkaian JK flip flop
II.
DASAR TEORI
Flip-flop adalah rangkaian utama dalam logika sekuensial. Flip-flop
adalah rangkaian yang mempunyai fungsi pengingat (memory). Artinya
rangkaian ini mampu melakukan proses penyimpanan data sesuai dengan
kombinasi masukan yang diberikan kepadanya. Data yang tersimpan itu
dapat dikeluarkan sesuai dengan kombinasi masukan yang diberikan.
Flip-flop disebut juga sebagai latch karena flip-flop jika diberi suatu
informasi atau sinyal maka informasi atau sinyal tersebut akan terkunci
didalamnya.
Flip-flop juga termasuk keluarga multivibrator bistabil, yaitu
rangkaian elektronik yang memiliki dua keadaan stabil dan pada
keluarannya dihubungkan kembali pada salah satu masukannya sebagai
umpan balik.
Ada beberapa kondisi dalam flip-flop:
1.
Set, yaitu jika suatu kondisi masukan mengakibatkan keluaran (Q)
bernilai logika (1) saat dipicu, apapun kondisi sebelumnya.
2.
Reset, yaitu jika suatu kondisi masukan mengakibatkan keluaran (Q)
bernilai logika (0) saat dipicu, apapun kondisi sebelumnya.
3.
Tetap, yaitu jika suatu kondisi masukan mengakibatkan keluaran (Q)
tidak berubah dari kondisi sebelumnya saat dipicu.
4.
Toggle, yaitu jika suatu kondisi masukan mengakibatkan logika
keluaran (Q) berkebalikan dari kondisi sebelumnya saat dipicu.
JK-Flip-Flop adalah clocked SR-FF yang dilengkapi dengan sebuah
terminal pulsa clock. Pulsa clock ini berfungsi mengatur keadaan Set dan
Reset. Bila pulsa clock berlogik 0, maka perubahan logik pada input R
dan S tidak akan mengakibatkan perubahan pada output Q dan Qnot.
Akan tetapi apabila pulsa clock berlogik 1, maka perubahan pada input
R dan S dapat mengakibatkan perubahan pada output Q dan Q not.
III.
Alat dan Bahan
NO
NAMA
GAMBAR
KET
1
IC 7476
1 buah
2
LED
1 buah
3
Baterai 9 V
1 buah
4
Papan Percobaan
1 buah
2 buah
5
Kabel Penghubung
kabel buaya
dan jumper
secukupnya.
IV. Cara Kerja
Hubungkan terminal keluaran Q dan Q masing-masing dengan indikator LED.
Ukurlah tegangan J dan K dalam keadaan terlepas. Ukurlah tegangan pada Q dan
Q , atau amati gejala yang terjadi pada indikator LED berdasarkan variasi masukan
pada J dan K. Variasinya adalah J atau K dibiarkan terlepas atau dihubungkan
dengan Gnd. Dalam keadaan ini masukan Ck dihubungkan dengan Vcc.
Skema Alat
Nama Rangkaian
Gerbang NAND
Bistable
Sederhana
Skema
SR
Bistable
dengan
input
pembalik
(IC
7400)
SR
Bistable
dengan NOR (IC
7402)
V. HASIL PERCOBAAN
a. Gerbang NAND (IC 7476) Bistable sederhana
A
B
QA
QB
Start
0
0
1
1
1
1
0
0
1
2
1
1
0
1
3
0
1
1
0
4
1
1
1
0
5
0
1
1
0
6
1
1
1
0
7
1
0
0
1
8
1
1
0
1
9
1
0
0
1
10
1
1
0
1
b. SR Bistable dengan Input Pembalik
Keadaan
Start
Restart
A
B
QA
QB
1
1
1
1
1
0
1
0
0
0
1
0
1
1
1
1
0
1
0
1
0
0
0
1
c. SR Bistable dengan NOR
Keadaan
Start
Restart
A
B
QA
QB
1
1
0
0
1
0
0
1
0
0
0
1
1
1
0
0
0
1
1
0
0
0
1
0
VI. ANALISA HASIL DAN PEMBAHASAN
VII. KESIMPULAN
Dari percobaan yang telah dilakukan, dapat disimpulkan bahwa:
a. J-K Flip-flop juga merupakan pengembangan dari S-R Flip-flop dan paling
banyak digunakan. JK Flip-Flop (Master Slave JK Flip-Flop) terdiri dari 3
inputan yaitu : J, K Dan Clock.
b. Prinsip kerja JK flip-flop yaitu jika J=1 dan K=0, flip-flop master diset
pada saat pinggiran pulsa clock positif diberikan. Keluaran Q yang tinggi
dari flip-flop utama mendrive masukan J pada flip-flop slave, maka pada
saat pinggian pulsa clock negatif diberikan, flip-flop slave diset,
menyamai kerja flip-flop master.
Jika J=0 dan K=1, flip-flop master direset pada saat pinggiran naik pulsa
clock diberikan. Keluaran Q yang tinggi dari flip-flop master menuju ke
masukan K pada flip-flop slave. Oleh karenanya, kedatangan pinggiran
turun pulsa clock mendorong flip-flop slave untuk reset. Sekali lagi, flipflop slave menyamai kerja flip-flop master.
DAFTAR PUSTAKA
http://www.syahrulmedia.net/2016/05/pengertian-jenis-jenis-fungsi-dancarakerja-flip-flop.html (diakses 15 Juli 2019 2019, pukul : 21.23)
http://never-die-blog.blogspot.co.id/2013/11/sr-latch-flip-flop-rangkaiansekuensial.html. (diakses 15 Juli 2019, pukul : 21.25)
LAMPIRAN
Gambar Rangkaian JK Flip Flop
Download