Mata Kuliah Rangkaian Logika I

advertisement
Mata Kuliah Rangkaian Logika I
Semester : I/2 SKS
Kode MK : BE 1032
Deskripsi singkat MK. :
Mata Kuliah Rangkaian Logika mempelajari
tentang konsep dasar rangkaian logika dasar
yang merupakan penyusun dari sistem
kombinasional dan perancangan sistem logika
dasar gerbang-gerbang logika.
Target Pembelajaran
:
Setelah mengikuti mata kuliah ini mahasiswa diharapkan:
•
•
•
•
•
Mampu menjelaskan sistem bilangan beserta konversinya .
Mampu menjelaskan sistem sandi (kode).
Dapat menjelaskan operasi gerbang-gerbang logika dasar.
Dapat menyelesaikan aljabar boole, peta karnaugh.
Dapat menjelaskan rangkaian pembanding, penjumlah,
dekoder, dan multiplekser.
Materi Rangkaian Logika I
BAB I PENDAHULUAN
• Pengantar
• Sistem Analog dan Digital
BAB II SISTEM BILANGAN
• Basis-10 (desimal)
• Basis-2 (biner)
• Bais-8 (oktal)
• Basis-16 (heksa-desimal)
• Konversi (Pengubahan) Bilangan
• Operasi Bilangan
BAB III SISTEM SANDI (KODE)
• Sandi BCD (biner Code Desimal)
• Sandi Excess-3 (XS-3)
• Sandi Gray
• Sandi ASCII
• Bit Paritas
• Aplikasi Sistem bilangan dan sandi
BAB IV GERBANG LOGIKA
• Gerbang OR
• Gerbang AND
• Gerbang NOT (INVERTER)
• Gerbang NOR dan NAND
• Gerbang EX-OR dan EX-NOR
BAB V ALJABAR BOOLE
• Pengertian Aljabar Boole
• Teorema dalam Aljabar Boole
• Minimalisasi Rangkaian Logika Secara Analitis
BAB VI PETA KARNAUGH
• Bentuk Standar Fungsi Boole
• Peta Karnaugh (Karnaugh Map)
• Minimalisasi Rangkaian Logika (Cara Grafis)
• Aplikasi Desain Rangkaian
BAB VII RANGKAIN PEMBANDING DAN PENJUMLAH
• Rangkaian Pembanding (Komparator)
• Rangkaian Penjumlah (Adder)
• Rangkaian pengurang (Subtractor)
BAB VIII DEKODER (DEMULTIPLEKSER) DAN MULTIPLEKSER
• Sistem BCD
• Dekoder Biner ke BCD
• Dekoder BCD ke Desimal
• Dekoder BCD ke Peraga 7 Segmen
• Demultiplekeser
• Multiplekser
• Rangkaian terpadu (IC) Dekoder/Demultiplekser dan multiplekser
DAFTAR PUSTAKA
Sumarna, Elektronika Digital Kosep dasar dan Aplikasinya, Graha Ilmu, 2006
Buku referensi
Download